26 juin 2025 à Gardanne, campus Aix-Marseille-Provence
9 h 00 | Accueil | |
9 h 30 | Thomas Ravelet Évaluation sécuritaire de composants avancés par techniques optiques combinées | |
9 h 45 | Benjamin Hubinet Sécurité par conception pour les modèles de réseaux de neurones embarqués sur plateformes RISC-V | |
10 h 00 | Virgile Bouchon Résilience des processeurs RISC-V face aux attaques par injections de fautes. | |
10 h 15 | Pause café | |
11 h 00 | Bastien Vuillod Sécurité de l’apprentissage fédéré sur systèmes embarqués | |
11 h 15 | Nascimo Madieta Implémentation efficace et résistante aux attaques physiques d’algorithmes cryptographiques post-quantum | |
11 h 30 | Hugo Perrin Simulation et Modélisation des Effets de la Stimulation Thermique des Circuits Intégrés par Laser | |
11 h 45 | Déjeuner | |
14 h 00 | Daniel Resende Sécurité et efficacité de la cryptographie post-quantique sur cœur RISC-V | |
14 h 15 | Soline Casavecchia | |
14 h 30 | Axel Guichaoua Protections des circuits intégrés sécurisés contre les attaques par injection de faute au moyen de capteurs | |
14 h 45 | Pause café | |
15 h 15 | Raphaël Comps Sécurisation des nouvelles mémoires non volatiles vis-à-vis des attaques physiques | |
15 h 35 | Côme Allart Cryptographie post-quantique de haute performance accélérée par un processeur RISC-V superscalaire connecté à plusieurs coprocesseurs |
Contacts
- Raphaël Comps : r.comps@emse.fr
- Soline Casavecchia : s.casavecchia@emse.fr
- Hugo Perrin : h.perrin@emse.fr
- Thomas Ravelet : thomas.ravelet@emse.fr